PERCOBAAN 1
1. Jurnal(DAFTAR ISI)
2. Alat dan Bahan(DAFTAR ISI)
a. Power VCC
b. Switch SW-SPDT
c. Ground
c. Logic Probe
d. Clock
3. Rangkaian Simulasi(DAFTAR ISI)
4. Video Rangkaian(DAFTAR ISI)
5. Analisa(DAFTAR ISI)
1. Bagaimana Jika B0 dan B1 sama-sama diberi logika 0. Apa yang terjadi pada rangkaian?
Jika B0 dan B1 diberi logika 0, maka pada rangkaian J-K flipflop, untuk Q dan Q' berlogika 1. Dikarenakan pada kaki R dan S yang terhubung pada kaki B0 dan B1 terdapat gerbang logika NOT. Untuk B2-B6 tidak ada pengaruhnya karena dalam keadaan don't care.
Jika B0 dan B1 diberi logika 0, pada rangkaian D flipflop, untuk B5 bersifat don't care, Q dan Q' akan berlogika 1. Hal ini dikarenakan B0 dan B1 memiliki gerbang logika NOT yang menyebabkan outputnya dibalikan dari input.
2. Bagaimana jika B 3 diputuskan/ tidak dihubungkan pada rangkaian, apa yang terjadi pada rangkaian?
Switch B3 terdapat pada rangkaian J-K flipflop yang terhubung ke pin CLK, output pada Q dan Q' akan dipengaruhi oleh B1, B2, B3, B4 tergantung logika yang diatur.
3. Bagaimana pengaruh pin RS pada JK dan D flipflop?
Pin R digunakan untuk memberikan sinyal RESET. Pada rangkaian pin R terhubung ke B0 apabila B0 berlogika 1 maka output akan berlogika 0, maka ini disebut kondisi RESET atau pemulihan.
Pin S digunakan untuk memberikan sinyal SET. Padan rangakain pin R terhubung ke B1 apabila B1 diberi logika 0 maka outputnya akan dibalikan dan berlogika 1. Kondisi ini disebut kondisi SET atau pengaturan.
6. Link Download(DAFTAR ISI)
Tidak ada komentar:
Posting Komentar