1. Kondisi(DAFTAR ISI)
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0=0, B1=0, B2=don’t care, B3=don’t care, B4=don’t care, B5=don’t care, B6=don’t care led diganti logicprobe
2. Gambar Rangkaian(DAFTAR ISI)
3. Video Simulasi(DAFTAR ISI)
4.
Prinsip Kerja(DAFTAR ISI)
Pada rangkaian J-K flip flop, input R dihubungkan ke B0, input S dihubungkan ke B1, input J ke B2, input CLOCK ke B3, dan input K ke B4. Saat B0 berlogika 0 yang terhubung ke kaki R dan B1 berlogika 0 yang terhubung ke S sehingga pada kondisi ini terhubung ke ground. Pada kondisi ini kondisi Q dan Q' berlogika 1 karena pada kaki R dan S terdapat gerbang NOT sehingga input CLOCK, J, dan K tidak ada pengaruhnya lagi, sehingga kondisi ini merupakan kondisi terlarang.
Pada rangkaian D flip flop, input R dihubungkan ke B0, input S dihubungkan ke B1, input D ke B5, dan input CLOCK ke B6. Pada kondisi ini, B0 dan B1 terhubung ke ground, sehingga kondisi pada Q dan Q' berlogika 1 dikarenakan pada kaki R dan S terdapat gerbang NOT. Hal ini menyebabkan input D dan input CLOCK tidak ada pengaruhnya lagi, sehingga kondisi ini disebut kondisi terlarang.
Tidak ada komentar:
Posting Komentar